## گزارش بخش 1 و 2

عرفان رفیعی – پارسا نوری – فربد فولادی

حافظه ی RAM همانطور که از اسمش پیداست random access memory است و حافظه ی ROM نیز Read only memory

پس میتوان نتیجه گرفته که حافظه ی ROM یک حافظه ی read only میباشد که فقط یکبار خانه ها ی حافظه ی آن مقدار داده میشوند و همواره همان مقدار ها استفاده میشوند و یعنی قابلیت write کردن در آن نداریم.

اما در حافظه ی RAM موضوع برعکس است و ما توانایی write کردن داریم و میتوانیم همواره مقادیر داخل خانه ها را تغییر بدهیم.

ما در کد بخش ۱ و ۲ این دو حافظه ها را به صورت behavioral پیاده سازی کردیم و برای ROM نیز مقادی اولیه ای به آدرس حافظه داده ایم که این مقادیر با توجه به دانسته های ما قابل تغییر نیستند و این ورودی های داده شده در انتهای کار در خروجی آدرس خانه ی مورد نظر نمایش داده میشوند و در حافظه ی RAM ما قابلیت write و write را به صورت همزمان داریم و تعریف کردیم و همچنین یک en نیز برای آنها در نظر گرفته ایم.

در ادامه تصاویری از تایمینگ ریپورت RAM مربوط به حالت عادی و سپس ROM در حالت عادی و RAMو ROM با IP را نیز اورده ایم:

Clock clk to Pad

| <br> Destination | clk (edge)<br>to PAD | <br> Internal Clock(s) | Clock  <br>  Phase |
|------------------|----------------------|------------------------|--------------------|
| data out<0>      | 6.870(R)             | clk BUFGP              | 0.000              |
| data out<1>      | 7.791(R)             | clk BUFGP              | 0.000              |
| data out<2>      | 7.497(R)             | clk BUFGP              | 0.000              |
| data out<3>      | 7.680(R)             | clk BUFGP              | 0.000              |
| data out<4>      | 7.104(R)             | clk BUFGP              | 0.000              |
| data_out<5>      | 7.176(R)             | clk BUFGP              | 0.000              |
| data out<6>      | 6.876(R)             | clk BUFGP              | 0.000              |
| data out<7>      | 7.161(R)             | clk BUFGP              | 0.000              |

| C10   | ck | ~1 b | - + | D  | 50 |
|-------|----|------|-----|----|----|
| C = C | CR | CIB  |     | UF | au |

|          | 1                                                                          | 1                                                                                                                                                      | Phase                                                                                                                       |
|----------|----------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------|
| 8.982(R) | clk BUFGP                                                                  | 1                                                                                                                                                      | 0.000                                                                                                                       |
| 8.952(R) | clk BUFGP                                                                  | 1                                                                                                                                                      | 0.000                                                                                                                       |
| 8.979(R) | clk BUFGP                                                                  | 1                                                                                                                                                      | 0.000                                                                                                                       |
| 9.340(R) | clk BUFGP                                                                  | 1                                                                                                                                                      | 0.000                                                                                                                       |
| 9.560(R) | clk BUFGP                                                                  | 1                                                                                                                                                      | 0.000                                                                                                                       |
| 9.317(R) | clk BUFGP                                                                  | 1                                                                                                                                                      | 0.000                                                                                                                       |
| 9.341(R) | clk BUFGP                                                                  | 1                                                                                                                                                      | 0.000                                                                                                                       |
| 9.406(R) | clk BUFGP                                                                  | 1                                                                                                                                                      | 0.000                                                                                                                       |
|          | 8.952 (R)<br>8.979 (R)<br>9.340 (R)<br>9.560 (R)<br>9.317 (R)<br>9.341 (R) | 8.952(R) clk_BUFGP<br>8.979(R) clk_BUFGP<br>9.340(R) clk_BUFGP<br>9.560(R) clk_BUFGP<br>9.317(R) clk_BUFGP<br>9.341(R) clk_BUFGP<br>9.406(R) clk_BUFGP | 8.952(R) clk_BUFGP   8.979(R) clk_BUFGP   9.340(R) clk_BUFGP   9.560(R) clk_BUFGP   9.317(R) clk_BUFGP   9.341(R) clk_BUFGP |

در ادامه ی کار نیز تعدادی تصاویر از جدول LUT ها و شماتیک RTL و شماتیک technology و خروجی RTL و خروجی simulation و جروحی ROM اورده ایم:



























## LUT2\_8 INIT = 8

| Schematic | Equation | TruthTable | Karnaugh Map |  |
|-----------|----------|------------|--------------|--|
| O = (10 * | I1);     |            |              |  |
|           |          |            |              |  |
|           |          |            |              |  |
|           |          |            |              |  |
|           |          |            |              |  |
|           |          |            |              |  |
|           |          |            |              |  |
|           |          |            |              |  |
|           |          |            |              |  |
|           |          |            |              |  |
|           |          |            |              |  |
|           |          |            |              |  |
|           |          |            |              |  |
|           |          |            |              |  |
|           |          |            |              |  |
|           |          |            |              |  |
|           |          |            |              |  |

OK

Help

≽ LUT Dialog ×

LUT2\_8 INIT = 8

| Schematic | Equation | TruthTable | Karnaugh Map |   |  |
|-----------|----------|------------|--------------|---|--|
| 11        |          | 10         |              | 0 |  |
| 0         |          | 0          |              | 0 |  |
| 0         |          | 1          |              | 0 |  |
| 1         |          | 0          |              | 0 |  |
| 1         |          | 1          |              | 1 |  |
|           |          |            |              |   |  |
|           |          |            |              |   |  |
|           |          |            |              |   |  |
|           |          |            |              |   |  |
|           |          |            |              |   |  |
|           |          |            |              |   |  |
|           |          |            |              |   |  |
|           |          |            |              |   |  |
|           |          |            |              |   |  |
| <         |          |            |              |   |  |

OK

Help

> LUT Dialog

LUT2\_8 INIT = 8

















## خروجي RAM:





خروجی ROM :







